該当件数 11

VCCIO を 1.5V で使用していますが、3.3V の信号を入力できますか?

カテゴリ:仕様ツール:-デバイス:-可能ですが、推奨は各デバイスのドキュメントにある Multivolt I/O に従ってください。Single-End の入力の場合、全ての VCCIO に対しての最大入力可能電圧は、各デバイスの推奨動作条件(Recommended Operating Conditions)に記載のある VI (DC Input Voltage) の値になります。この情報は...

User_Mode に移行した際、レジスタ出力の初期値を設定することは可能でしょうか?

User_Mode に移行した際、レジスタ出力の初期値を設定することは可能でしょうか?レジスタの初期出力値は、以下の手順より変更可能です。    1) Quartus II のツールバーより Assignments ⇒ Assignment Editor を起動  2) To 欄に該当するレジスタを登録 (該当レジスタはノード・ファインダで検索)  ...

アルテラ社の FPGA デバイスでデバイス内部のレジスタを ALL リセットする信号はありますか?

DEV_CLRn 端子を使用するとデバイス ALL リセット機能が実現可能です。 このピンは、Quartus II で設定により、デバイス内部のレジスターの ALL リセットとして機能します。   以下に設定方法を示します。    1. Quartus II のツールバーより Assignments ⇒ Device... を選択。  2. ...

FPGA に内蔵されているメモリーブロックで ROM や RAM を構成し、初期値を持たせる場合、ファイルのフォーマットが MIF と HEX とがありますが、推奨はどちらでしょうか?

FPGA に内蔵されているメモリーブロックで ROM や RAM を構成し、初期値を持たせる場合、ファイルのフォーマットが MIF と HEX とがありますが、推奨はどちらでしょうか?どちらが推奨というのはございません。 Quartus II のシミュレーション・ツールでシミュレーションする場合は、MIF ファイルでも HEX ファイルでも問題ありません。   3rdパーティのシュ...

アルテラ社のデバイスで Bus LVDS をサポートしているデバイスはありますでしょうか?

Cyclone III、Cyclone III LS、Cyclone IV、Stratix III、Stratix IV、Arria II GX がサポート対象となります。   詳細につきましては、各デバイスの Device Handbook や、下記 URL リンクのアプリケーションノートをご参照ください。   https://www.altera.com/en_US/...

アルテラ社製の開発 KIT に、作成したオリジナルのデザインを書き込みましたが、オリジナルのデザインではなく、Factory Design が起動してしまいます。対処法を教えてください。

アルテラ社製開発 KIT で FPGA へプログラム後 "FPGA was successfully programmed" のメッセージが表示されますが、このメッセージの後に、デベロップメントボードがファクトリコンフィギュレーションに戻ってしまうことがあります。   この現象は、未使用ピンの処理方法が原因で発生している事が考えられます。 未使用ピンの処理が間違っていると、FPGA...

アルテラ社の FPGA は mini-LVDS に対応していますか?

デバイスにより、mini-LVDS のサポート状況が異なります。   ・ 出力をサポート : Cyclone II  と65nm プロセス以下のデバイスファミリ ・ 入力をサポート : Stratix III、Stratix IV ファミリ

ALTPLL の Source-Synchronous モード機能を使用して、クロックと特定の入力データとを同期させるにはどのようにすればよいのでしょうか?

ALTPLL の Source-Synchronous モード機能を使用して、クロックと特定の入力データとを同期させるにはどのようにすればよいのでしょうか?Assignment Editor にて制約をかけることで可能です。   以下に設定方法を示します。    1. Assignment Editor を起動  2. To 欄に同期させたい入力データ...

FPGA の Configuration シーケンスの開始から完了までの時間を見積もる方法はありますか? Quartus II 上から見積もることは可能でしょうか?

FPGA の Configuration シーケンスの開始から完了までの時間を見積もる方法はありますか? Quartus II 上から見積もることは可能でしょうか?Configuration シーケンスの開始から完了までの最大時間は、計算により見積もる事は可能です。 Quartus II 上では見積もることはできません。 Configuration 時間は、Configuration 方...

DDR3 SDRAM を動作可能な FPGA はどのシリーズですか?

Stratix V、Stratix IV、Stratix III、Arria II GX デバイスが DDR3 SDRAM 動作をサポートしています。

アルテラ社の FPGA で、TMDS の信号をダイレクトに入力/出力できるデバイスはありますか?

アルテラ社の FPGA では、TMDS の I/F を直接入力/出力することはできません。 FPGA で画像処理等を行わせる場合には、TMDS と FPGA 間に変換デバイスを入れていただく必要がございます。 アルテラ社の Web ページに、Cyclone III を使用したブロック図が掲載されている資料が公開されております。 下記 URL リンクの、Figure 1.をご参照ください。 h...