Article header hw ip header  4

MECHATROLINK-III Master/Slave IP

2017.05.09

安川電機製 JL-100/JL-102 専用LSIに相当

Article header mechatrolink logo  1

概 要

MECHATROLINK-III Master/Slave IPはCPUとの組み合わせにより、MECHATROLINK協会が規程する
MECHATROLINK-III対応製品との通信を実現させるためのIPです。

特 長

  • MECHATROLINK-Ⅲマスタ/スレーブ用通信機能を内蔵した通信用ASICであるJL-100と機能コンパチブル
  • 外部端子、及びCPUからの設定により、MECHATROLINK-Ⅲ通信に必要な機能をサポート
  • MECHATLOLINK協会による認証済み

仕 様

Article header  20170622 2  2

対応デバイス

  • Intel製 Cyclone® V
  • Texas Instruments製 Sitara™ ( シングルスレーブ機能のみ対応 )
(※その他のデバイスの対応状況については、弊社営業までお問い合わせください)

提供物

  • IP(暗号化ネットリスト)
  • リファレンスデザイン
  • ユーザーズマニュアル

ロジックリソース

Article header clipboard01  2

※上記の値は、実装例に基づく回路規模の概算値です。お客様のシステム構成により変動する場合があります。

システム構成例

Article header mechatrolinkiii config  1

確認デモ

Article header mechatrolinkiii demo  1

使われているSodiaボードはこちら